数字集成电路使用规则
常见的主要有TTL和两类。TTL(Transistor-Transistor-Log)是一晶体管逻辑的简称,(Complement-Metal-Oxide-S-conductor)是互补对称金属氧化物半导体的简称。同一个,有TTL(74LSOO)与和(4011)与非门,它们表示的逻辑功能是一样的,但它们的特性参数是有差异的。
在电路工作不高的前提下,同一电路最好只选用CC4000系列器件,因为CC4000系列市场供应的品种型号齐全,价格便宜,适用范围大,省电,提高可提高抗干扰能力。如果确实需要两种器件并用时,必须考虑两种器件的对接问题。
1、TTL与CMOS中的74HCT,在电源电压为5V时,可以兼容,即不管用TTL驱动74HCT,还是用74HCT驱动TTL,驱动和驱动均相互满足要求,因此可以直接连接。
2.用TTL驱动CMOS时,驱动电流能满足要求,但驱动电平不满足要求,解决办法是:电源电压相同时加,电源电压不同时中间加一级电平偏移接口电路。
3.用CMOS驱动TTL时,驱动电平能满足要求,但驱动电路不满足要求,解决的办法很多,比较简单的办法是把两个或两个以上的CMOS电路并接以提高电流驱动能力,一般只适用于驱动一个TTL电路,如果要驱动多个TTL电路,可以采用晶体管放大电路以提高电流驱动能力。
在使用数字时,经常会遇到多余的输入端,对于丌L电路,可以将多余的输入端做如下处理:
(1)如果电源电压不超过5.5V,可将不用的与输入端接VCC,或通过1kQ接到VCC上。
(2)不使用的输入端可以悬空,但不允许连接开路长线。
(3)将不使用的或输入端接地。
(4)把不使用的输入端并接到一个已被使用的输入端上,或者将一个不用的与非门的所有输入端接地,然后将其输出高电平接到不使用的与输入端上。
对于CMOS电路,可以将多余的输入端做如下处理:
(1)与门及与非门的多余端接至VDD或高电平,及或非门的多余端应与VSS或低电平相连。
(2)多余端与使用端并联。
(3)多余端不允许悬空。
在电路工作不高的前提下,同一电路最好只选用CC4000系列器件,因为CC4000系列市场供应的品种型号齐全,价格便宜,适用范围大,省电,提高可提高抗干扰能力。如果确实需要两种器件并用时,必须考虑两种器件的对接问题。
1、TTL与CMOS中的74HCT,在电源电压为5V时,可以兼容,即不管用TTL驱动74HCT,还是用74HCT驱动TTL,驱动和驱动均相互满足要求,因此可以直接连接。
2.用TTL驱动CMOS时,驱动电流能满足要求,但驱动电平不满足要求,解决办法是:电源电压相同时加,电源电压不同时中间加一级电平偏移接口电路。
3.用CMOS驱动TTL时,驱动电平能满足要求,但驱动电路不满足要求,解决的办法很多,比较简单的办法是把两个或两个以上的CMOS电路并接以提高电流驱动能力,一般只适用于驱动一个TTL电路,如果要驱动多个TTL电路,可以采用晶体管放大电路以提高电流驱动能力。
在使用数字时,经常会遇到多余的输入端,对于丌L电路,可以将多余的输入端做如下处理:
(1)如果电源电压不超过5.5V,可将不用的与输入端接VCC,或通过1kQ接到VCC上。
(2)不使用的输入端可以悬空,但不允许连接开路长线。
(3)将不使用的或输入端接地。
(4)把不使用的输入端并接到一个已被使用的输入端上,或者将一个不用的与非门的所有输入端接地,然后将其输出高电平接到不使用的与输入端上。
对于CMOS电路,可以将多余的输入端做如下处理:
(1)与门及与非门的多余端接至VDD或高电平,及或非门的多余端应与VSS或低电平相连。
(2)多余端与使用端并联。
(3)多余端不允许悬空。
- 上一篇:ARM寄存器基本概念
- 下一篇:组合逻辑电路的分析与设计