用STATECAD快速设计有限状态机_EDAPLD论文
传统上在系统级和寄存器传输级完成vhdl 的描述主要分以下几步:
(1) 分析控制器设计指标, 建立系统算法模型图;
(2) 分析被控对象的时序状态, 确定控制器有限状态机的各个状态及输入.输出条件;
(3) 应用vhdl 语言完成描述。
使用xilinx的ise6.1软件包能加速有限状态机设计,大大简化状态机的设计过程,实现状态机设计的自动化。下面分析二个简单的状态机设计实例来介绍使用ise6.1软件包中statecad来介绍快速设计有限状态机的方法。使用statecad进行状态机设计的流程如下:
(1) 分析控制器设计指标, 建立系统算法模型图;
(2) 分析被控对象的时序状态, 确定控制器有限状态机的各个状态及输入.输出条件;
(3) 在statecad中输入有限状态机状态图,自动产生vhdl模型描述,使用statebench进行状态转移分析,分析无误后使用导出vhdl模型块到ise中进行仿真后综合,实现到cpld或fpga的映射。
设计人员的主要工作在第一步。第二步,第三步基本上可以通过statecad完成有限状态机的自动生成和分析,还可以利用分析结果来对被控对象的逻辑进行分析,改进,完善系统控制逻辑。
下面以一个vcr控制机状态机设计过程来介绍如何使用statecad设计状态机。
vcr控制机描述:
外部输入:
1.powerswitch---------电源开关
2.stop----------------停按钮
3.play――――――――播放按钮
4.record―――――――录影按钮
输出状态:
1. 有电显示:电源指示灯亮,播放指示灯灭,录影指示灯灭;
2. 按播放按钮,进入播放状态,播放指示灯亮,电源指示灯亮,录影指示灯灭;按停按钮,退出播放状态回到有电状态,播放指示灯灭,电源指示灯亮,录影指示灯灭;
3. 按录影按钮,进入录影状态,录影指示灯亮;按停按钮,退出录影状态回到有电状态;电源指示灯亮,播放指示灯灭,录影指示灯灭;
4. 电源开关断开,电源指示灯灭,播放指示灯灭,录影指示灯灭;
打开statecad,输入如下的状态图:
进行逻辑优化(工具自动进行逻辑优化)后,使用statebench进行状态转移分析。以下是自动状态转移模拟波形。
也可以进行行为状态模拟:如以下动作的模拟波形,按电源开关上电,按播放按钮,按播放按钮,按停按钮,按录影按钮,按停按钮,电源开关断电。
综合以上的模拟波形结果,可以看到状态机安装指定的状态转移图工作。
导出vhdl模型块到ise中进行仿真后综合后可以适配到xc9536-5-pc44芯片,适配结果如下:
宏模块使用 pterms used 寄存器使用情况 引脚使用情况 iob使用情况
9/36 (25%) 37/180 (21%) 9/36 (25%) 13/34 (39%) 11/72 (16%)
进行引脚锁定后就可以进行编程。
代码如下:
-- d:\xilinxtutorial\vcrstate.vhd
-- vhdl code created by xilinx's statecad 6.1i
library ieee;
use ieee.std_logic_1164.all;
entity vcrstate is
port (clk,playswitch,powerswitch,recordswitch,reset,stopswitch: in std_logic ;
playled,powerled,recordled : out std_logic);
end;
architecture behavior of vcrstate is
type type_sreg is (off,play,poweron,recording);
signal sreg, next_sreg : type_sreg;
signal next_playled,next_powerled,next_recordled : std_logic;
begin
process (clk, reset, next_sreg, next_playled, next_powerled, next_recordled)
begin
if ( reset='1' ) then
sreg <= off; playled <= '0';
powerled <= '0'; recordled <= '0';
elsif clk='1' and clk'event then
sreg <= next_sreg; playled <= next_playled;
powerled <= next_powerled; recordled <= next_recordled;
end if;
end process;
process (sreg,playswitch,powerswitch,recordswitch,stopswitch)
begin
next_playled <= '0'; next_powerled <= '0'; next_recordled <= '0';
next_sreg<=off;
case sreg is
when off =>
if ( powerswitch='1' ) then
next_sreg<=poweron; next_powerled<='1';
next_playled<='0'; next_recordled<='0';
else
next_sreg<=off; next_powerled<='0';
next_playled<='0'; next_recordled<='0';
end if;
when play =>
if ( powerswitch='1' and stopswitch='0' ) then
next_sreg<=play; next_powerled<='1';
next_playled<='1'; next_recordled<='0';
end if;
if ( powerswitch='0' ) then
next_sreg<=off; next_powerled<='0';
next_playled<='0'; next_recordled<='0';
end if;
if ( stopswitch='1' and powerswitch='1' ) then
next_sreg<=poweron; next_powerled<='1';
next_playled<='0'; next_recordled<='0';
end if;
when poweron =>
if ( powerswitch='0' ) then
next_sreg<=off; next_powerled<='0';
next_playled<='0'; next_recordled<='0';
elsif ( recordswitch='1' ) then
next_sreg<=recording; next_powerled<='1';
next_playled<='0'; next_recordled<='1';
elsif ( playswitch='1' ) then
next_sreg<=play; next_powerled<='1';
next_playled<='1'; next_recordled<='0';
else
next_sreg<=poweron; next_powerled<='1';
next_playled<='0'; next_recordled<='0';
end if;
when recording =>
if ( powerswitch='1' and stopswitch='0' ) then
next_sreg<=recording; next_powerled<='1';
next_playled<='0'; next_recordled<='1';
end if;
if ( powerswitch='0' ) then
next_sreg<=off; next_powerled<='0';
next_playled<='0'; next_recordled<='0';
end if;
if ( stopswitch='1' and powerswitch='1' ) then
next_sreg<=poweron; next_powerled<='1';
next_playled<='0'; next_recordled<='0';
end if;
when others =>
end case;
end process;
end behavior;
整个状态机实现过程比相当简单。快捷。有效。