学海荡舟手机网

主页 > 实用文摘 > 教育文摘_22 > > 详细内容

PCI总线接口芯片9050及其应用_接口电路论文

摘要:pci9050是plx公司推出的一种低成本的pci协议从模式接口芯片。本文主要介绍了它的功能、特点及应用,说明了它在使用时应该注意的一些问题,最后给出了一个具体的应用实例。

    关键词:pci总线 局部总线 pci9050

    1. 引言

    pci总线是目前应用最广泛、最流行的一种高速同步总线,具有32bit总线宽度,总线时钟频率为0~33mhz,最大传输速率可以达到132mbyte/s,远远大于isa总线5mbyte/s的速度。而且,它不象isa总线那样把地址寻址和数据读写控制信号都交给微处理器来处理,而是独立于处理器,所以它可以支持突发传送。pci总线与cpu无关,与时钟频率也无关,因此它可以应用于各种平台,支持多处理器和并发工作。
pci总线协议比较复杂,因此它的接口电路实现起来也比较困难。它不但有着严格的同步时序要求,而且为了实现即插即用和自动配置,pci接口还要求有许多的配置寄存器。对于一般的设计者来说,为了缩短开发周期,没有必要自己去设计所有的接口逻辑,只要利用通用pci接口芯片就能很好的进行设计开发,大大减小了工作的难度。现在使用较多的是amcc公司s59xx系列和plx公司推出的plx系列。下面将主要介绍plx公司的pci9050接口芯片。

    2. pci9050概述

    pci9050是plx公司为扩展适配板卡推出的能提供一种混合的高性能pci总线目标模式的接口芯片,可提供用于适配卡的小型高性能pci总线目标接口。

    它的主要特点有下面这些:

l 符合pci2.1规范,支持开发低成本的从模式适配器。该芯片支持从isa适配器向pci适配器转换。
l 带有五个局域总线地址空间和四个片选。
l 支持突发存储器映射和i/o映射方式在pci总线和局部总线存取数据。双向fifo可以用于零等待状态突发操作。pci总线总是工作在突发方式,局部总线可以设置成突发方式或者连续单周期方式。
l 可以从两个局部总线中断输入生成一个pci中断。
l 局部时钟与pci时钟异步工作,允许局部总线独立于pci时钟工作。
l 支持多路复用和非多路复用的8位、16位和32位通用局部总线。
l 总线驱动。pci9050直接生成所有的控制、地址和数据信号,用于驱动pci总线,不需要额外驱动电路。

    3. pci9050的功能描述

    pci9050为非pci设备和pci总线提供数据通道。

    (1)初始化

  在上电时,pci9050的内部寄存器由pci总线的rst#信号复位,在局部总线上输出lreset#信号并检查eeprom是否存在数值。若是存在且前48位不全为1,则pci9050用eeprom中的值来配置片内寄存器,否则设为缺省值。pci配置寄存器只能通过eeprom或pci主机cpu来进行设置。在串行eeprom初始化时,pci9050反馈给pci总线retby信号。

    (2)复位

    pci总线的rst#信号有效将引起整个pci9050复位,输出lreset#局部复位信号。pci总线上的主控设备也可以通过设置寄存器中的软件复位比特来对pci9050进行复位,但是主控设备只能访问配置寄存器,而不能访问局部总线。pci9050会一直保持这种复位状态直到pci主控设备清除软件复位比特。

    (3)串行存储器接口(eeprom)

    复位后,pci9050开始读串行eeprom。start为0表示eeprom存在,pci9050用它来进行配置。若读出的第一个字不是ffff,那么就认为eeprom是非空的,继续进行操作。串行eeprom是按重要性顺序先后配置的。

    pci总线上的主机可以对eeprom进行读写,寄存器位[29:24]控制着pci9050的管脚,对eeprom位进行读写。将重载配置寄存器位cntrl[29]置1可以用串行eeprom重新配置pci9050。

    (4)访问内部寄存器

    pci9050提供一系列的内部寄存器来为总线接口设计与实现提供最大的灵活性。寄存器分为两类:pci配置寄存器和局部配置寄存器。主要有以下几种:

l 设备与厂商寄存器,它用来标识设备类别及生产厂家。
l 状态寄存器,它包含与pci总线有关的事件。
l 命令寄存器,控制设备对pci访问的响应。
l 分类码元寄存器,它用来标识设备的一般功能。

l 局部配置寄存器存储器访问的pci基地址寄存器:系统bios利用此寄存器为pci9050局部配置寄存器的存储器访问分配一段pci地址空间,范围为128字节,初始化时,主机对寄存器写入ffffffff,读回ffffff70,以确定其占用空间为128字节。

l 局部配置寄存器i/o访问的pci基地址寄存器:系统bios利用此寄存器为pci9050局部配置寄存器的i/o访问分配一段pci地址空间,范围为128字节,初始化时,主机对寄存器写入ffffffff,读回ffffff71,以确定其占用空间为128字节。

l 局部地址空间0(地址空间1,2,3类似)访问的pci基地址寄存器:系统bios利用此寄存器为pci9050局部地址空间0的访问分配一段pci地址空间。初始化时,主机对寄存器写入ffffffff,读回数值来确定它的范围。

    对pci9050寄存器进行读写操作的单位可以是字节,字,长字。pci9050的存储器访问可以是突发的或非突发的。

    (5)直接数据转换操作

    pci主控设备能够直接对局部总线上的设备进行读写操作。pci9050内的配置寄存器控制局部地址空间的重新映射。双向fifo引起局部和pci总线上高性能的突发。

    直接从操作:pci9050支持突发式内存映射传输和单周期的内存或i/o映射传输。映射在pci内存和i/o空间中的地址由pci基址寄存器设置。而且,局部映射寄存器允许将pci地址空间转换为局部地址空间。

    4. pci9050使用时应该注意的问题

    9050内部的寄存器是通过外部串行eeprom上电加载的。9050会自动根据该eeprom的状态来决定其内部寄存器的值。如果eeprom内部没有烧写为有效值,应保证其开始48位全为“1”,否则,系统上电时会出错。

    9050有5个本地空间,用户可根据实际的需要来进行配置,并不是要用到所有的。当将本地空间配置成i/o时,对该空间的读写只能单次进行。如果配置成存储器模式,用户会有多种接入模式,大大提高了速度。

    突发模式是为了提高本地总线操作速度而设计的。在该模式期间,9050只提供一次传输开始和终止信号。开始信号有效时,地址将以本地时钟的频率递增,可以利用bterm#引脚是否有效来中止突发操作。
还有一点需要说明的是,pentium系列的cpu,不支持突发读操作,只可能产生单次读操作。用户如果需要在pci总线上实现突发操作,应该选用支持dma传输的芯片,比如pci9054。但是pci9050会把pci总线上的多次单次读操作转化为突发操作。

    5. 基于pci9050的pci接口设计

    下面给出的是一个利用pci9050做接口的pci插卡。在用户电路上,采用mt90820做交换,实现数字电路的转接和复接。具体电路如下图所示。


    (1)硬件设计:

    接口芯片pci9050主要包括pci总线信号接口和局部总线接口。硬件电路分为三个部分。第一部分是9050和pci插槽间的连接信号线。这些信号包括地址数据复用信号ad[31:0],总线命令信号c/be[3:0]#和pci协议控制信号par、frame#、irdy#、trdy#、stop#、idsel、devsel#、perr#、serr#。第二部分是与串行eeprom的连线。这里有四根信号线:eesk、eedo、eedi、eecs,串行eeprom的数据可以提前烧好,也可以在线烧写。第三部分就是9050与应用电路的连接。在这个例子里,它和mt90820相连,包括la地址总线,lad数据总线,lbe#字节使能信号,lw/r读写信号等。

    (2)软件设计:

    程序主要分为两个部分。一部分为pci9050各个配置寄存器赋值并初始化,还有一部分为主程序,任务就是把pcm链路上的信号经过mt90820交换矩阵后,再通过pci9050送到cpu。

    6. 结束语

    由于pci总线数据吞吐量大,传输速率高,所以现在pci总线已经慢慢取代了isa总线成为主流。当然,pci总线协议要复杂的多,接口设计难度也就增大了。目前,设计pci接口有两种方法。一种是使用altera,xilinx等公司的fpga系列并使用他们的元件库,这种方式需要用户直接面对复杂的pci协议,开发周期长,难度大;还有一种就是利用我们上面介绍的pci接口芯片,设计起来就要简单的多,因此得到了广泛的应用。