10G以太网系统中的并行CRC编解码器的设计_通信网络论文
关键词:10g 以太网 crc 并行
通信系统不可避免地要受到各种干扰的影响,使接收端收到的信息与发送端发出的信息不一致,即接收端收到的信息产生了误码。为了降低数据通信线路传输的误码率,通常有改善数据通信线路传输质量和差错检测控制两种方法。差错检测控制的方法很多,本文讨论在10g以太网接人系统中并行实现crc-32编解码的方法、并行crc算法的unfolding算法可以实现并行crc的计算,但是并行电路所用的资源增加到了原来的j倍。8位并行crc算法、并行crc-16的编码逻辑、usb技术中并行crc算法给出的并行算法都建立在公式递推的基础上。当并行深度较小时,递推算法比较适用。而当并行深度很大的情况下(10g以太网接人系统使用64比特并行数据通路),递推过程就显得过于烦琐而缺乏实用性。为此,本文提出了矩阵法、代入法和流水线法等三种算法,解决了深度并行情况下crc算法的实现问题。利用本文提出的算法,可以得出64比特并行crc计算的逻辑表达式,并用于10g以太网接入系统的设计。设m/(x)为信息多项式,g(x)为生成多项式。一般的crc编码方法是:先将码多项式左移r位,即m(x)·xr,然后作模2除法
(m(x)· x r)/g(x)=q(x)+r(x)/g(x) (1)
所得到的月(x)就是crc校验码。以二进制码0x9595h的crc-32编码为例:
· 将码左移32比特变成0x959500000000h,记为m。
·crc-32g的生成多项g(x)=x32+x26+x23+x22+x16+x12+xll+x10+x8+x7+x5+x4+x2+x+1,转换成16进制码为g=0x104c01db7h。用m除以g(模2除法),所得余数0x3738f30bh就是0x9595h的crc-32码。实现0x9595h的基本crc-32编码的matlab程序如下:
g(33:-1:1)=[1,0 0 0 0 0 1 0 0,1 1 0 0 0 0 0 1,0 0 0 1 1 1 0 1,1 0 1 1 0 1 1 1];
a(48:-1:1)=[1 0 0 1 0 1 0 1,1 0 0 1 0 1 0 1,0 0 0 0 0 0 0 0,0 0 0 0 0 0 0 0,0 0 0 0 0 0 0 0,0 0 0 0 0 0 0 0];
for i=48:-1:33,
if a(i)= =1
a(i:-1:i-32)=xor(a(i:-1:i-32),i(33:-1:1));
end
end
crc=a(32:-1:1)
如果想用以上crc-32程序计算其他长为l的序列的基本crc-32码,只需将数组α的上界和for循环中i的初始值改为32+l,并用该序列代替数组。开始的序列"1001010110010101"即可。用数字电路实现的串行crc编码器如图1所示。图1中每个矩形表示d触发器。gi的取值范围是1或者0。取1时表示通路,取0时表示断路。进行基本crc-32编码时,每个d触发器初始状态为0,从数据端串行输入二进制的信息码。信息码输入结束后,d触发器中锁存的数值就是信息码的基本crc-32编码。此电路适用于信息码长为任意值的情况。在某些信息系统中以基本crc产生算法为基础附加了新的规定。例如ieee802.3协议规定,以太网的fes(帧校验序列)域以crc-32为基础,并且在编码时首先将码的最初4个字节取反码,对目的地址、源地址、长度/类型域、数据域、pad域求出基本crc-32码之后再将结果取反,最后的结果才是fcs。同上述过程等价的另一种实现方法是将图1中所有d触发器的初值置1,这样结果不必取反。为使电路设计者验证其fcs编码正确,ieee802.3还给出了一个样本,即:将序列0xbed723476b8fb3145efb3559h重复126次,最后得到的fcs值应该为0x94d254ach。10g以太网是ieee802.3ae工作组提出的建议。它保持了以前以太网的帧结构,但是线速度达到了10gbps的量级。为了降低10g以太网接入系统的功耗并达到芯片加工工艺的要求,必须采用并行数据通路。为计算fcs需要研究并行crc算法。所设计的10g以太网接入系统采用64比特并行数据通路,因此本文主要讨论64比特并行crc-32的实现方法。本文共介绍三种实现方法,其中矩阵法和代入法是基于组合逻辑的直接实现方法,第三种方法是基于流水线的实现方法。
1 矩阵法
记图1中的32个d触发器的输出从右至左依次为d31,d30,…,d0。信息码元的输入端为i。令d=[d0d1…d31]t表示编码器当前所处的状态,i=[i63i62…i0]表示第1至第64个时钟的码元输入,向量dˊ=[d0ˊd1ˊ,…d31ˊ] t表示编码器的下一个状态,d(64)表示64个时钟之后crc编码器所处的状态。则设计64位并行crc逻辑编码器,就是找出函数关系d(64)=f(d,i)。
do'=d31+i63
d1'=d0+d31+i63
d2'=d1+d31+i63
d3'=d2
…
d31'=d30
写成行列式,有d'=td+si63
其中:
2个时钟之后编码器的状态为:
d''=td'+si62=t)td+si63)+si62=t2d+tsi63+si62
依此类推,有:
d(64)=t64d+t63si63+t62si62+…+tsi1+si0 (2)
这里所有矩阵运算和代数运算中的加号的语义都是模2加法。为了。设计64位并行crc电路,必须计算(2)式中的大规模矩阵乘法t64、t63s等。
2 代入法
矩阵法的优点在于其直观性。但是需要做大规模乘法运算。下面讨论的代入法能够得到与矩阵法相同的结果。同时可以避免大规模矩阵乘法运算。设8比特并行crc-32电路的初始状态是d31,d30,…,d0,输入是i7,i6,…,j0,输出是z31,z30,…,z0。利用前面所述的矩阵法,可以得出8比特并行crc-32编码器的组合逻辑表达式。如表1所示。
即:
z31=d23+d29+i5;
z30=d22+d31+i7+d28+i4
…
z0=d24+d30+i6+i0
表1 8位行crc逻辑表
z0 | d24,d30,i6,i0 |
z1 | d25,d31,i7,i1,d24,d30,i6,i0 |
z2 | d26,i2,d25,d31,i7,i1,d24,d30,i6,i0 |
z3 | d27,i3,d26,i2,d25,d31,i7,i1 |
z4 | d28,i4,d27,i3,d26,i2,d24,d30,i6,i0 |
z5 | d29,i5,d28,i4,d27,i3,d25,d31,i7,i1,d24,d30,i6,i0 |
z6 | d30,i6,d29,i5,d28,i4,d26,i2,d25,d31,i7,i1 |
z7 | d31,i7,d29,i5,d27,i3,d26,i2,d24,i0 |
z8 | d0,d28,i4,d27,i3,d25,i1,d24,i0 |
z9 | d1,d29,i5,d28,i4,d26,i2,d25,i1 |
z10 | d2,d29,i5,d27,i3,d26,i2,d24,i0 |
z11 | d3,d28,i4,d27,i3,d25,i1,d24,i0 |
z12 | d4,d29,i5,d28,i4,d26,i2,d25,i1,d24,d30,i6,i0 |
z13 | d5,d30,i6,d29,i5,d27,i3,d26,i2,d25,d31,i7,i1 |
z14 | d6,d31,i7,d30,i6,d28,i4,d27,i3,d26,i2 |
z15 | d7,d31,i7,d29,i5,d28,i4,d27,i3 |
z16 | d8,d29,i5,d28,i4,d24,i0 |
z17 | d9,d30,i6,d29,i5,d25,i1 |
z18 | d10,d31,i7,d30,i6,d26,i2 |
z19 | d11,d31,i7,d27,i3 |
z20 | d12,d28,i4 |
z21 | d13,d29,i5 |
z22 | d14,d24,i0 |
z23 | d15,d25,i1,d24,d30,i6,i0 |
z24 | d16,d26,i2,d25,d31,i7,i1 |
z25 | d17,d27,i3,d26,i2 |
z26 | d18,d28,i4,d27,i3,d24,d30,i6,i0 |
z27 | d19,d27,i5,d28,i4,d25,d31,i7,i1 |
z28 | d20,d30,i6,d29,i5,d26,i2 |
z29 | d21,d31,i7,d30,i6,d27,i3 |
z30 | d22,d31,i7,d28,i4 |
z31 | d23,d29,i5 |
下文用"+"表示按位模2和运算,"{,}"表示链接运算。从crc的(1)式很容易得出以下算法:
算法1:已知序列n的crc-32为a[31:0],序列b(=[b7,b6,…,b0])的crc-32码为y[31:0]。序列a[31:24]的crc-32为x[31:0],则延拓序列{n,b}的crc-32码为{y[31:24]+x[31:24]+a[23:16],y[23:16]+x[23:16]+a[15:8]+a[7:0],y[7:0]+x[7:0]}。
推论:已知序列n的crc-32为a[31:0],序列a[31:24]的crc-32为x[31:0],则补0延拓序列{n,o}的crc-32码为{x[31:24]+a[23:16]+a[15:8],x[15:8]+a[7:0],x[7:0]}。
利用上述算法构造append模块,其端口a和b分别表示前导序列的crc和延拓的8比特序列,则其输出端口z为拓展之后序列的crc。图2利用append模块构造了级联结构的64比特并行crc编码器。这种级联构造的编码器设计比较简单。其中间节点:
z1(n)=f(r,d[0:7] n[31,0]
z2(n)=f(z1,d[8:15])=f(f(r,d[0:7]),d{8:15])
… (3)
显然(3)还可以进一步化简。冗余的逻辑使得这种级联结构占用芯片面积大,且只能用于低速场合。对(3)进一步化简,可以得到z2的最简异或表达式。同理可以得到z3…z8的表达式。zl,z2,…,z8分别对应8比特、16比特、……、64比特的并行crc运算表达式。具体表达式限于篇幅不在这里给出。z8中最长的异或运算表达式有52项参加运算,如果使用4-异或门则只需要用三级,即能在一般cmos工艺的一级传输延迟时间之内完成。当用于以太网接入系统时,因为以太网帧不一定结束在64比特边界,因此编码器应该有同时计算8、16、24、……、64比特并行编码的能力。具体电路如图3。因为一般情况下大量用到64比特并行编码,因此平时使能信号mux使其他7个编码模块不工作以降低功耗。在帧尾部根据具体情况使用这7个模块进行剩余字节的编码。
3 流水线法
矩阵法和代入法本质上都是设计直接并行编码电路的方法,二者的最终效果是一样的。直接并行实现的crc编码电路控制逻辑比较简单,但是需要进行复杂的组合逻辑运算。为了在更高频率下进行并行crc编码,可以进一步用流水线的方法简化编码逻辑,所付出的代价是整个帧的处理延迟了8个时钟周期。图4给出了crc编码的流水线实现。将并行输入的64比特分成7个字节,分别用d0、d1、……、d7表示。p模块(p0~p7)计算形如"di,o,o,o,o,o,o,o,di"的序列的crc,其中diˊ,是di位置上的上一次输入。diˊ的crc码由端口r[31:0]输入,di由端口d[7:0]输入,结果由z[31:0]端口输出。
c模块(c1~c7)的输入是"d0,o,o,o,o,o,o,o,d0'和"d1ˊ,o,o,o,o,o,o,o,d1"的crc(分别由端口r1和r2输入),输出是"d0ˊ,d1ˊ,o,o,o,o,o,o,d0,d1" crc。求p的逻辑表达式时,重复应用算法1的推论,可以求出"diˊ,o,o,o,o,o,o,di"的crc码,再应用算法1,就可以求出"diˊ,o,o,o,o,o,o,o,di"的crc码。直接应用算法1可以求出c模块的逻辑表达式。p模块和c模块进行异或运算的长度远小于直接并行crc电路中的enc8模块,因此更有利于在高速电路中应用。
4 10g以太网接入系统中的crc编解码器设计
10g以太网接人系统所需接口速率高达10gbps以上。从降低系统功耗和芯片制造成本的角度考虑希望接口能工作在200mhz以下。采用并行化设计虽然可以降低系统时钟频率,但也从以下两方面增加了设计难度。首先,数据通路的并行程度越高,对它的控制就越复杂。系统采用8字节并行数据通路,则发送的以太网帧可能在8个并行字节中的任意一个位置上结束,控制逻辑的设计就必须考虑所有这些可能性并逐一做出相应的处理。其次,系统中的crc编码器、扰码器等的设计须采用并行算法。为了满足ieee802.3协议对以太网帧crc编码的要求,实际的编解码器模块还需要能对输入输出信号进行任意字节数的求反运算。考虑到10g接入系统的复杂性,该模块功能应该高度集成化,以便用宏信号端口对其进行操作。在对收到的以太网帧进行校验时,没必要先计算不包括fcs域的序列的crc编码(结果取反)再与fcs域做对比。在编码正确且没有误码的情况下,对整个以太网帧(包括fcs域)进行结果不取反的crc编码的结果应该为序列0xc704dd7bh。采用这种判别方法,无需在帧的结束前停止计算crc编码,因而可以大大简化电路设计。
5 crc编码器的实现
本文提出的各种算法的硬件实现已经通过了fpga验证,并被应用到具体芯片。使用xilinx公司的virtex2系列fpga中的xc2v1000分别仿真了采用上述代入法和流水线法设计的crc编码器和解码器,验证了设计方法的正确性。在综合考虑逻辑复杂度、所占用的芯片面积和工艺要求后,最终在所设计的10g以太网接入芯片中,采用了代入法设计的crc编码器和解码器。
10g以太网接入系统中需要采用并行crc编码器。本文提出了基于组合逻辑的直接实现和基于流水线的实现方法。其中直接实现的方法又分为矩阵法和代入法两种。经过具体推导发现直接实现的编码器可以满足延时要求,因而被本系统所采用。而基于流水线的设计因为其延时较小,可以用于更高速的场合。本文提出的三种并行化设计方法已经通过了硬件验证。这些设计思想同样适用于其他线性移位寄存器,如扰码器的设计。