学海荡舟手机网

主页 > 实用文摘 > 教育文摘_12 > > 详细内容

内嵌闪存MCU的高性能多通道24位采集系统ADuC845_模拟技术论文

 摘要:aduc845是adi公司新推出的嵌有单指令周期8052闪存mcu、带两路24位Δ-∑a/d、双12位d/a以及两个灵活脉宽调制输出的高性能24位数据采集与处理系统芯片。该芯片的数据处理速度达12mips,且设计简单,噪声低,非常适用于精密仪器仪表。文中详细介绍了该芯片的功能特点和工作原理,给出该芯片的应用方法。

    关键词:aduc845 数据采集 转换器 存储器

1 概述

aduc845是adi公司新推出的高性能24位数据采集与处理系统,它内部集成有两个高分辨率的Δ-∑adc、10/8通道输入多路复用器、一个8位mcu和程序/数据闪速/电擦除存储器。同时可提供62k字节的闪速/电擦除程序存储器,4k字节闪速/电擦除数据存储器和2304字节的数据ram。

aduc845可通过一个片内锁存环pll产生一个12.58mhz的高频时钟,以使之运行于32khz外部晶振。该时钟可通过一个从mcu核心时钟工作频率分离的可编程时钟发送。片内微控制器是一个优化的单指令周期8052闪存mcu。该mcu在保持与8051指令系统兼容的同时,具有12.58mips的性能。该芯片的两个独立的adc(主adc和辅助adc)由一个输入多路复用器,一个温度传感器和一个可直接测量低幅度信号的可编程增益放大器pga组成。主、辅adc都采用高频“斩波”技术来提供优良的直流(dc)失调和失调漂移指标,因而非常适合用于低温漂且对噪声抑制和抗电磁干扰能力要求较高的应用场合。

aduc845具有串行下载和调度模式,可通过ea引脚提供引脚竞争模式,同时支持quick start开发系统和低成本的软件和硬件工具。该芯片具有52引脚塑料四方扁平封装(mqfp)和56引脚芯片级封装(csp)。

2 aduc845的性能特点

2.1 高分辨率Δ-∑adc

*带有2个独立的10通道、24位模/数转换器(adc);

*24位无失码主adc;

*在60hz范围内有20位有效分辨率(17.4位峰-峰分辨率);

*芯片的失调漂移为10nv/℃,增益漂移为0.5ppm/℃。

2.2 存储器

*62k字节片内闪速/电擦除程序存储器;

*4k字节片内闪速/电擦除数据存储器;

*闪速/电擦除存储器可使用100年,可重复擦写10万次;

*有3种闪速/电擦除程序存储器安全模式;

*在线串行下载(无需外部硬件);

*带有高速用户下载(5秒)功能;

*带有2304字节片内数据ram。

2.3 基于8051的内核

*具有与8051兼容的指令系统;

*高性能单指令周期内核;

*可使用32khz外部晶振;

*具有片内可编程锁相环pll(最高时钟频率12.58mhz);

*有3个16位定时/计数器;

*有26条可编程输入/输出线;

*11个中断源,2个优先级;

*双数据指针,扩展的11位堆栈指针。

2.4 片内外围设备

*内部电源复位电路;

*12位电压输出dac;

*双16位Δ-∑dac/pwm;

*片内温度传感器;

*双激励电流源;

*时间间隔计数器(唤醒/rtc定时器);

*uart,i2c和spi串行接口;

*高速波特率发生器(包括115,200);

*看门狗定时器(wdt);

*电源监视器(psm)。

2.5 电源

*可用3v和5v电压工作;

*正常情况下为2.3ma/3.6v(核心时钟频率为1.57mhz);

*掉电保持电流为20μa,可唤桓定时运行。

3 aduc845的引脚功能

aduc845的引脚排列如图1所示,其中采用56引脚封装的管脚功能如下:

56脚(p1.0/ain1):上电缺省设置为ain1模拟输入。使用aincon时,ain1用作伪差分输入;使用ain2时,该脚用作全差分对的正向输入。p1.0端口无数输出驱动器。为把其配置为数字输入,应把0写至端口值。作数字输入时,该引脚必须由外部驱动到高电平或低电平。

1脚(p1.1/ain2):上电缺省设置为ain2模拟输入。使用aincon时,ain2用作伪差分输入;使用ain1时,用作全差分对的负向输入。输入同p1.0。

2脚(p1.2/ain3/refin2+):上电缺省设置为ain3模拟输入。使用aincom时,ain3用作伪差分输入;使用ain4时,用作全差分对的正向输入。数字输入同p1.0。另外,该引脚亦可用作第二个外部差分参考输入的正向输入端。

3脚(p1.3/ain4/refin2-):上电缺省设置为ain4模拟输入。使用aincom时,ain4用作伪差分输入;使用ain3时,用作全差分对的负向输入。数字输入同p1.0。另外,该引脚亦可用作第二个外部差分参考输入的负向输入端。

4脚(avdd):模拟电源。

5,6脚(agnd):模拟地。

7脚(refin-):外部差分参考输入的负向输入端。

8脚(refin+):外部差分参考输入的正向输入端。

9脚(p1.4/ain5):上电缺省设置为ain5模拟输入。使用aincom时,ain5用作伪差分输入;使用ain6时,用作全差分对的正向输入。输入同p1.0。

10脚(p1.5/ain6):上电缺省设置为ain6模拟输入。使用aincom时,ain6用作伪差分输入;使用ain5时,用作差分对的负向输入。输入同p1.0。

11脚(p1.6/ain7/iexc1):上电缺省设置为ain7模拟输入。使用aincom时,ain7用作伪差分输入;使用ain8时,用作全差分对的正向输入。该引脚可配置1~2个电流源。数字输入同p1.0。

12脚(p1.7/ain8/iexc2):上电缺省设置为ain8模拟输入。使用aincom时,ain8用作伪差分输入;使用ain7时,用作全差分对的负向输入。该引脚可配置1~2个电流源。数字输入同p1.0。

13脚(aincom/dac):若选定相关的伪差分输入,则所有的模拟输入必须参考此引脚。该引脚亦可作为dac的输出引脚之一。

14脚(dac):若dac使能,则该引脚输出dac电压。

15脚(ain9):使用aincom时,ain9用作伪差分输入;使用ain10时,用作全差分对的正向输入。

16脚(ain10):使用aincom时,ain10用作伪差分输入;使用ain9时,用作全差分对的负向输入。

17脚(reset):复位输入。当振荡器运行时,该引脚上长达16个主时钟周期的高电平半使器件复位。

18~21,24~27脚(p3.0~p3.7):p3口是具有内部上拉电阻的双向口。当写1的端口3被内部上拉至高电平时,它们可用作输入。由于有内部上拉电阻,被外部拉至低电平的端口3引脚将提供电流。当驱动一个0-1的输出转换时,上拉功能将被激活并持续2个内部时钟周期的指令循环。

18脚(p3.0/red):uart串行口接收数据。

19脚(p3.1/txd):uart串行口发送数据。

20脚(p3.2/int0):外部中断0,此引脚也可用作选通门,控制定时器0的输入。

21脚(p3.3/int1):外部中断0,此引脚也可用作选通门,控制定时器1的输入。

24脚(p3.4/t0):定时器/计数器0输入。

25脚(p3.5/t1):定时器/计数器1输入。

26脚(p3.6/wr):写控制信号。把来自p0口的数据字节锁存入外部数据存储器。

27脚(p3.7/rd):读控制信号。将外部数据存储器中的数据读到p0口。

22,36,51脚(dvdd):数字电源。

23,37,38脚(dgnd):数字地。

28脚(sclk):i2c串行接口时钟。作输入口使用时,除输出逻辑低电平外,该引脚为施密特触发输入,且存在一个弱的内部上拉。此引脚亦可作为数字输出口使用,通常由软件控制。

29脚(sdata):i2c串行数据输入口。作为输入口时,该引脚有一个弱的内部上拉出现,除非它输出逻辑低电平。

30~33,39~42(p2.0~p2.7):p2口是具有内部上拉电阻的双向口。当写1的端口2被内部上拉电阻拉至高电平时,这些引脚可用作输入。由于内部上拉电阻,被外部拉至低电平的端口2引脚将提供电流。在访问24位外部数据存储器空间的过程中p2口发出中和高地址字节。

30脚(p2.0/sclock):spi串行接口时钟。作输入口使用时,除输出逻辑低电平外,该引脚为施密特触发输入,且存在一个弱的内部上拉。

31脚(p2.1/mosi):用于spi接口的spi主输出/从输入数据i/o引脚。

32脚(p2.3/ss/t2):spi接口的从属选择输入,该引脚有一个弱的上拉作用。该引脚能给定时器2提供时钟输入,此项功能启动时,计数器2增加坟数以响应t2输入引脚出现的负跳变。

39脚(p2.4/t2ex):用于向定时器2提供控制输入。此项功能启动时,此引脚上出现的负跳变将使定时器2捕获或重载。

40脚(p2.5/pwm0):若pwm使能,则该引脚输出pwm0。

41脚(p2.6/pwm1):若pwm使能,则该引脚输出pwm1。

42脚(p2.7/pwmclk):若pwm使能,则该引脚提供外部pwm时钟。

34脚(xtal1):晶振反相器输入。

35脚(xtal2):晶振反相器输出。

43脚(ea):外部访问使能,逻辑输入。当保持高电平时,此输入使能器件从地址为0000h~f7ffh的内部程序存储器内取回代码。aduc845无外部程序存储器访问功能。为了确定代码执行模式,该引脚在外部复位结束时起作用,或将其作为器件电源周期的一部分。

44脚(psen):程序存储使能引脚,逻辑输出。除了在外部数据存储访问期间外,该脚每6个时钟周期有效一次。而在内部程序执行期间,此引脚保持高电平。当该引脚通过上电复位电阻或作为器件电源周期的一部分被拉至低电平时,psen引脚也可用作使能下载模式。

45脚(ale):地址锁存使能,逻辑输出。在外部存储器访问期间,此输出用于把地址的低字节(适于24位数据地址空间访问的页字节)锁存在外部存储器。除了在外部数据存储器访问期间,它每6个时钟周期被激活一次。通过设置pcon sfr的pcon.4位,可禁止此引脚工作。

46~49,52~55脚(p0.0~p0.7):p0口是8位漏极开路双向i/o端口。写1的端口0引脚悬空,在此状态下可用作高阻抗输入。驱动外部逻辑高电平时,需在此端口接一个外部上拉电阻。在访问外部程序和数据存储器期间,p0口也是多路复用的低位地址和数据总线。

4 aduc845的结构原理

aduc845是高度集成的24位数据采集系统,该芯片主要由两个多通道且皆可达到24位分辨率的a/d转换器、双d/a转换器以及一个8位可编程微控制器组成,其内部功能结构如图2所法。此外,aduc845还内嵌一个单指令周期的8052闪存mcu,其片内独立的数据闪存可提供更加安全的非易失性读写功能。

4.1 adc电路

aduc845内含两个10通道(mqfp封装为0通道)24位Δ-∑adc(主通道和辅助通道)、一个片内可编程增益放大器和一个用于测量宽动态范围的低频信号数字滤波器。它可被设置成4/5个全差分输入通道或8/10个伪差分通道。主通道具有缓冲器和内部缓冲禁止功能。缓冲输入通道意味着这部分电路可处理较高内阻的信号源,而且可在输入通道前加入模拟rc滤波器(以便滤波噪声和降低射频干扰)。主通道输入范围为±20mv~±2.56之间可分为8档,使用时可任选一档。这些通道用于转换直接来自传感器的信号,且没有外部信号条件要求。内部缓冲禁止时,可以采用外部缓冲。当内部缓冲器使能时,必须对负输入通道进行100mv的补偿,以解决缓冲器内共模输入范围有限的问题。辅助通道用于接收辅助信号的输入,此通道无缓冲器,只有一个固定有±2.56v的增益范围。

由于aduc845的两个a/d通道都采用Δ-∑转换技术,因而可实现24位无失码的优良性能。器件工作时,先由Δ-∑调制器将输入采样信号转换成数字脉冲串,脉冲串的工作周期包含了数字。然后采用sinc3可编程低通滤波器对调制器的输出数据流进行10中抽1,以得到按可编程数据输出率从5.35hz~105.03hz给出的有效数据转换结果。aduc845对调制器信号流有抽取使能和抽取禁止两种操作模式。adcmode寄存器内的chop位控制抽取操作的使能和禁止。

ad通道的设置和控制是通过专用寄存器块(sfr)中的一组寄存器来实现的。其名称以及功能如下:

adcstat:状态寄存器。保持主通道和辅助通道的一般状态,包括数据准备就绪、校准状态和一些出错信号。

adcmode:模式寄存器。控制主通道和辅助通道的操作模式。

adc0con1:主通道控制寄存器1。控制主通道的配置,包括主通道的缓冲器、单极和双极译码以及模数转换通道的范围配置等。

adc0con2:主通道控制寄存器2。用于控制主通道的配置。

adc1con:辅助通道控制寄存器。控制辅助通道的配置,包括辅助通道的参考选择、通道选择及单极和双极译码。

sf:数字滤波器寄存器。通过调节器波器参数来控制主、辅通道数据的更新速率。

icon:恒流源控制寄存器。允许用户控制片内不同的恒流源。

adc0l/m/h:用于存放主通道的24位转换结果;

adc1l/h:用于存放辅助通道的24位转换结果。

of0l/m/h:用于存放主通道偏移校准系数;

of1l/h:用于存放辅助通道偏移校准系数;

gn0l/m/h:用于存放主通道增益校准系数。

gn1lh:用于存放辅助通道增益校准系数。

4.2 aduc845中的存储器

aduc845为设计者提供了2个闪速/电擦除存储器阵列,即片内62kb闪速/电擦除程序存储器和片内4kb闪速/电擦除数据存储器,并具有256b通用ram及2kb内部xram。

a.闪速/电擦除程序存储器

aduc845包含一个64k字节闪速/电擦除程序存储器。其中低62k字节供用户使用,可用作程序存储器或附加nv数据存储器。高2k字节包含一个水久嵌入的固件,允许在线串行下载、串行调试和非嵌入性单引脚竞争。此固件也包含一个上电配置程序,该程序将工厂标准系数下载到各种标准外设内,如adc、温度传感器、电流源等。这2k字节的固件隐藏在用户代码中,若对此空间进行读操作的结果为0,则用户代码出现nop指令。在上电或硬件复位过程中,当ea引脚接至高电平时,存储器默认从内部62

  


kb的内速/电擦除程序空间都代码的执行变得容易,无需任何外部分离的rom器件。程序存储器可使用串行下载模式、常规的第三方提供的存储器编程器或用户在用户下载模式中定义的协议进行在线编程。正常模式下,可用两种方式编程,即:

(1)串行下载(在线编程)

aduc845可方便地通过标准uart串行口下载程序代码。如果psen引脚通过外部1kΩ下拉电阻被拉至低电平,则在复位和上电后,aduc845可进入串行下载模式。一旦处于此模式,隐藏的嵌入式下载内核开始工作,用户可以把代码下载到程序存储器,同时器件仍位于其目标应用硬件中。pc串行下载的可执行程序是作为aduc845 qiuckstart开发系统的一部分提供的。

(2)并行编程

并行编程模式与常规的第三方闪速或eeprom器件编程完全兼容。在此模式下,p0和p2口用作外部地址总线接口,p3口用作外部数据总线接口。p1.0用作写使能选通,p1.1~p1.4端口用作通用配置口,在并行编程期间,它可伙各种编程和擦除操作进行配置。

aduc845具有片内加密特性,可提供三种安全模式。这些模式可被独立激活,以防止程序存储空间被自由读取。三种安全模式如下:

*加锁模式

该模式可锁存代码存储器,禁止程序存储器的并行编程,但允许在并行模式下下对此存储器进行读操作,或者通过外部存储器的movc命令对其进行读操作。在串行下载或并行编程模式下,通过启动“擦除代码及数据”命令使此模式无效。

*加密模式

该模式能锁存代码存储器,禁止程序存储器的并行编程,且不允许在并行模式下读/校验程序存储器或通过外部存储器的movc命令对内部存储器进行读操作。在串行下载或并行编程模式下,通过启动“擦除代码及数据”命令可使此模式无效。

*串行安全模式

该模式禁止串行下载代码。如果串行安全模式被激活,且试图将存储器在psen引脚为低电平时复位到串行下载模式,则存储器将此复位仅看作正常复位,因此,它将不会进入串行下载模式,而仅执行一个正常复位程序。在并行编程模式下,使用“擦除代码和数据”命令时,此模式无效。

b.闪速/电擦除数据存储器

闪速/电擦除数据存储器容量为4kb,它被配置为1024页,每页4个字节。它和其它外围设备一样,可通过是映射到sfr空间的寄存器组与此存储器空间相接。4个数据寄存器组(edata1~edata4)用于保存4b页数据。页寻址是通过eadrh和eadrl两个寄存器实现的。econ是一个8位控制寄存器,这可写入9个闪速/电擦除存储器访问命令之一,以使能各种读、写、擦除和校验模式。

此存储器可用作通用非易失性缓存区,分别是高128ram和低128b ram。低128b ram可通过直接或间接寻址访问,而高128b ram只能通过间接寻址访问,原因在于它与只能通过直接寻址访问的sfr共用同一地址空间。内部数据存储器的低128字节映射中,最低的32字节分为4个区,每区含8个寄存器,编号为r0~r7。寄存器区分紧接的16字节(128位)构成了位可寻址的存储器空间块,位地址00h~07h。堆栈可位于内部存储器地址空间的任一位置,其深度可扩展到2048字节。复位初始化堆栈指针到07h。由于装载堆栈前访问或压入地址已加1的sp,因此,装载堆栈从08h开始,即从r0寄存器开始。若使用不止一个寄存器块,则堆栈指针必须被初始化到ram区而不是用于数据保存。

d.内部xram

aduc845包含一个2k字节的片内扩展数字存储器。此存储器通过movx指令访问。若cfg845.0位被置位,则2k字节的内部xram被映射到2k字节外部地址空间的底部,否则半对外部数据存储器进行访问,其方式就和标准8051一样。一旦24位dptr溢出0007ffh,此时即便cfg845.0位被置位,系统仍可外部数据存储器进行访问。当访问内部xarm时,p0、p2引脚及rd、wr选通在每个标准8051 movx指令执行时将不被输出,这就允许应用将这些引脚用作标准i/o。内部xram的高1792字节配置为外扩的11位堆栈指地。缺省设置时,堆栈的操作同8052一样,还通用ram内从ff到00h翻转。但在aduc845上,通过设置cfg845.7可以使能11位的外扩堆栈指针,这种情况下,堆栈将在ram内的ffh到xram内的0100h之间翻转。

4.3 串行i/o口

aduc845具有三种串行输入/输出接口:通用串行异步接口、串行外设接口(spi)和i2c串行接口。这里仅介绍后两种。

(1) spi串行接口

aduc845片内集成了一个完整的串行外设接口(spi)。spi是工业标准的同步串行接口,它允许8位数据同时同步地被发送和接收。需要注意的是,spi引脚与p2引脚复用。只用spe被置位时,复用的引脚才具有spi功能。否则,随着spi被清零,这些引脚将保持标准的p2口功能。该系统可配置为主、从两种操作,并由标准的4引脚组成:

sclock:主机的串行时钟线,通过mosi和miso数据线同步传输和接收数据。每个sclock周期传输和接收一个单数据位。发送/接收1b的数据需要8个sclock周期。sclock引脚在主模式下配置为输出,在从模式下配置为输入。主模式下,时钟的波特率、极性和相位可由spicon来设置。

miso:主机输入/从机输出引脚。设计时应将主机的miso端口与从机的miso端口相连以进行高位在前的数据交换。

mosi:主机输出/从机输入引脚。主机的miso应与从机的miso相连以进行高位在前的数据交换。

mosi:主机输出/从机输入引脚。主机的miso应与从机的miso相连以进行高位在前的数据交换。

ss:从机选择引脚,低电平有效。当ss引脚为低电平时,数据仅在从模式下接收和发送,这允许aduc845用于单主机、多从机的spi配置。

(2)i2c串行接口

aduc845支持完全的i2c串行接口。此接口可配置为软件主操作和硬件从操作模式。i2c接口可同时用作spi接口,它可供用户使用且其不与芯片上使用其它i/o口复用,这就意味着aduc845芯片片上任何其它i/o口复用,这就意味着aduc845芯片上的i2c接口和spi接口可同时使用。当使用i2c接口时,由于他们都使用同一中断程序,在有中断产生时,必须查询接口以确定是哪一个接口触发职断服务程序请求。该接口使用如下两个引脚:

sdata:数据i/o;

sclk:串行时钟;

控制i2c接口的寄存器及其功能如下:

i2ccom:i2c控制寄存器;

i2cadd:保存一个用于i2c接口的外设地址;

i2cadd1:保存一个用于i2c接口的外设地址;

i2cdat:传输数据或读接收到的数据。访问i2cdat可自动清除任一未处理的i2c中断和i2ccon sfr中的i2ci位。在每个中断周期内,用户代码仅能访问i2cdat一次。

5 结束语

adi公司的aduc845集成了精密数据转换器、闪存和可编程微控制器,非常适合工业和仪器仪表应用中要求精确测量宽动态范围低频信号的应用场合,例如智能传感器、温度与压力传感器、称重仪、便携式仪器、电池供电系统、4~20ma控制环路和病人监护系统等。此外,该器件在主adc和辅助adc都采用了adi公司的高频“斩波”专利技术,可以提供优良有直流(dc)失调和失调漂移指标,故其也非常适合于低温漂且对噪声抑制和抗电磁干扰能力要求较高的应用场合。