CPLD器件的在系统动态配置_EDAPLD论文
关键词:isp 在系统可编程技术 动态配置 cpld
引言
随着应用的不断深入,嵌入式系统升级的问题摆在了人们面前。在这种背景下isp技术应运而生。
在系统可编程isp(in ststem programmability)技术是指能对器件、电路甚至整个系统进行现场升级和功能重构的技术。这种重构可以在实验开发过程中、制造过程中,甚至是在交付用户使用之后进行;而整个在系统可编程设计的最后一个步骤,也是最关键的步骤,也是最关键的步骤,就是器件的配置。配置过程加载设计规定的编程数据到器件中,以定义器件内部功能块及其互连,从而实现器件功能的重构升级。
当然isp配置方式是多种多样的,其中计算机加下载线就是最常见的配置器件的方法;但是这个方法需要计算机配合,对嵌入式系统来说不太实用,因此需要一个更加方便灵活的配置方案。lattice公司cpld器件不仅具有isp功能,同时融合引脚锁定功能和jtag技术,使得抛弃计算机而使用微控制器在系统配置、修改、升级cpld器件成为可能。特别是引脚锁定功能,实现了真正意义上的“动态”配置。采用引脚锁定技术,将配置前引脚状态锁定,配置完成以后各个引脚仍能保持配置前状态。本文介绍一个用微控制器在系统配置lattice mach4000系列cpld器件的方案。
图1
1 原理
isp器件要实现配置,除了isp器件的硬件系统中要提供正确的isp接口以外,还需要有配置文件和配置工具。
(1)配置接口
lattice公司为器件提供了isp接口和jtag接口。
isp接口是lattice公司自行开发设计的,具有如下引脚定义:
sdi——数据输入和状态机控制;
mode——和sdi一起控制状态机;
mode——和sdi一起控制状态机;
sclk——时钟输入;
sdo——数据输出,可选引脚;
ispen——工作模式和配置模式选择,同时还有一个isp状态机,包含3个状态,由mode和sdi控制状态机所处技术,在shift状态通过sdi移入命令,在execute状态执行命令。
联合测试行动小组jtag(joint test action group)在20世纪80年代中期制定了边界扫描技术,在1990年被修改后成为ieee的一个标准——ieee1149.1-1990。这个标准即为jtag。边界扫描技术最初发展盐业,是为了测试电路各个ic器件之间的互边是否正确。随着isp发展,许多生产厂商利用jtag规定的四条引脚的测试存取口作为isp的开发平台,使得isp也变得有标准可循,给用户带来了极大方便,于是jtag在其权限内把isp性能扩充到了ieee1149.1中。发展到现在可以这样说,ieee1149.1标准为我们提供了一条简单的串行接口,将那些具有jtag接口的器件串接在一打扫描链中。通过这个接口既能实现isp又能实现测试。
ieee1149.1标准对边界扫描结构的定义包括4个基本单元:4个引脚的测试存取口tap(test access port)、数据寄存器、指令寄存器和tap控制器。tap引脚定义如下:tck为测试时钟输入,tdi为测试数据输入,tdo为测试数据输出,tms为测试模式选择。数据寄存器包含两种bypass寄存器和bsr(boundary scan register)寄存器,其中bsr由bsc(boundary scan cell)串联而成,正是通过bsc才把来自于tap的数据移入isp芯片内部逻辑。另外tap控制器作为一个有限状态机,共有16个状态。它控制着测试存取口、指令寄存器和数据寄存器。tap控制器如图1所示。
通过tck、tms控制tap控制器的状态。当tap控制器处于shift-ir状态时,tdi口进入的指令被移进指令寄存器;当tap控制器入于update-ir状态时,指令寄存器的指令有效。根据这个原理,通过控制此状态机,将配置移入器件内。另外,tap测试存取口4个引脚有严格的时序要求,如图2所示。
其中tms、tdi在tck上升沿有效,tdo在tck下降沿有效。要想通过jtag口实现isp或者测试,都必须遵守这些时序要求。
通过对两种接口的研究发现,它们均能实现isp,然而jtag口的测试功能以及与其它具有jtag口器件之间的灵活的连接性显得更有优势,这也使得lattice公司认识到了isp接口的局限,因此在它后来开发生产的新器件中都采用了jtag。在本方案中用到的latticemach4000系列cpld器件,运行频率最高达400mhz,待机电流仅为20μa,宏单元数目最高达1024个,引脚到引脚延时2.5ns,在系统配置要用jtag接口。
图2
(2)配置文件
在进行配置前需要得到一个jed文件,也就是我们所说的熔丝图文件。在这个文件里包含了相应器件的配置信息,即该器件内部互连逻辑。在开发环境isplever3.0里按照自上而下的顺序进行逻辑设计,经过行为仿真和时序仿真后,开发环境将生成这个熔丝图文件。除了jed文件,另外还需要一个能说明菊花花链组成顺序的.xcf文件。特别是当系统中有多个isp器件且组成菊花链进行配置时,通过这个文件将分散在各个器件内部的jtag链按照先后顺序组成一条系统级的扫描链,下载工具通过这个文件里的决定当前tdi上的数据是哪个器件的数据。有了这2个文件以后就可以通过下载工具进行器件配置了。
(3)配置工具
lattice公司在pc和workstation平台提供的下载工具叫ispvm。通过这个下载软件加上下载线可以实现器件配置。另外,lattice在业界首创的利用系统板上的微控制器或微处理器进行编程的嵌入式、多供应商、单链、在系统可编程工具ispvm embedded,作为一种软件实现,一旦在微控制器或处理器安装成功,系统将有能力直接通过电路板上的处理器对板上所有可编程逻辑器件进行编程或再编程,而无需使用下载电费或人工干预。当然,为了使用这种软件,必须将jed文件转化成该软件支持的文件格式vme。vme作为专门支持ispvm embedded的文件,里面除了包括来自于jed和xcf的配置信息以外,不觉包括了能驱动ispvm embedded配置引擎的控制信息。正是这些控制信息使tap状态机进入相应状态,从而将配制移入器件内。需要注意的是,如果要将vme存储在存储器上,还需要将其转化成hex格式。本方案将在msp430单片机上实现ispvm embedded,从而提供一种嵌入式系统升级方案。
2 方案设计
系统硬件电路如图3所示。
msp430单片机p2口作为配置接口,接到lattice mach4128v的jtag口上,外挂一个e2prom,用来存储hex格式的vme文件。整个过程是,通过串口接收来自计算机的配置文件,放到e2prom,接收完毕以后,单片机运行配置引擎,读取e2prom,配置指令通过jtag口对lattice mach 4128v进行配置。需要指出的是,lattice mach 4128v并没有用专门的引脚来控制进入配置模式或退出配置模式,而仅仅是通过tap控制所处状态来决定的。ieee1149.1标准中规定:器件加电时或应用中不利用边界扫描逻辑,强迫tap控制器处于test-logic-reset状态,因此在通过程序控制jtag进行器件配置结束时,一定要通过软件方式强迫tap控制器回到test-logic-reset状态,下面提到的ispvmend()函数实现的就是这个功能。另外,当通过jtag口完成器件配置或测试以后,tms、tdi引脚器件内部上拉。虽然如此,为了防止tck可能出现的信号使jtag状态机离开test-logic-reset状态,或者因为上电瞬间可能产生的tck信号导致状态机进入未知状态,设计电路时必须在tms引脚加4.7kΩ下拉电阻。另外,电路中vcc=3.3v。
3 软件介绍
软件部分包括pc机程序和msp430单片机程序。其中pc机程序将hex格式的vme文件通过串口传送给单片机;msp430单片机程序包括ispvm embedded,串口读写和e2prom读写部分。
作为整个配置的核心,ispvm embedded主要由存储在e2prom的vme文件驱动,从而将配置串行移入lattice mach 4128中。整个过程如下:首先,验证vme文件的版本,只有相应版本的ispvm embedded才能解释同样版本的vme文件,ispvmstart()函数强迫tap状态机进入配置主引擎ispvmcode(),来自于vfme中的控制代码将驱动这个引擎执行相应操作,其中3个控制代码最为常见的state、sir、sdr和state代码控制tap状态机进入声明的状态,如shift-dr、shift-ir等。sir代码表明将向器件中移入指令流,sdr代码表明将向器件中移入数据流。通过这种方式,配置主引擎ispvmcode()将vme中包含的配置信号器件从而完成配置,配置完成ispvmcode()返回一个配置成功与否的代码。最后ispvmend()强迫tap状态机进入test-logic-reset状态。
void ispvmend(void){
ispvmstatemachine(reset);/*tap状态机进入test-logic-reset状态*/
ispvmdelay(1);/*一段延时后,器件由配置模式切换到运行模式*/
}
事实上,作为专门针对嵌入式平台的配置工具ispvm embedded并不依赖于特定的硬件或系统平台,所以可以很容易地往用户自己的系统上移植。3个与硬件相关的函数需要用户自己改写,readprot()从输入引脚读一个字节,writeport()通过输出引脚向外发送一个字节,ispvmdelay()系统延时。在msp430上的实现如下:
#define pintdi 0x02 //定义p2.1为tdi
#define pintdo 0x08 //定义p2.3为tdo
short int isp_pins用来存放当前jtag口的引脚信号
unsigned char readport(void){
unsigned char portval;
portval=p2in; //读取p2口
return ((unsigned char)(portval &pintdo)?0x01:0x00));//返回tdo引脚信号
}
void writeport(unsigned char pins,unsigned char value){
if(value)
isp_pins=pins|isp_pins;//把isp-pins引脚置高
else
isp_pins=~pins&isp_pins;//把isp-pins引脚置低
p2out=isp_pins;
}
void ispvmdeay(unsigned short int delay_time){//delay_time来自于配置文件,通过它告诉配置引擎具体需要延时多久
if(delay_time &0xa000){//ms级延时
delay_time &=~0xa000;
}
else if(delay_time>=1000)//如果是μs级,转换成ms级延时
delay_time=delay_time/1000;
else
delay_time=1;//延时小于1ms时,就延时1ms
ps1ms=delay_time;
cctl0=ccie; //开定时
while(ps1ms){};//在中断ps1ms
cctl0&=~ccie; //关定时
}
有一点需要指出,ispvm embedded要求将已转化成hex格式的vme作为程序的一部分固化在单片机里。很显然,要想更换配置文件,就必须连同单片机程序一同换掉。这对实现动态配置是不利的,也是为什么在本方案中外加e2prom的原因。这样无须更改程序,只换掉e2pro中的配置文件即可。因此还需要更改getbyte()函数。
对24c512的操作应该遵循i2c总线协议,而在msp430中没有i2c总线硬件,所以本方案中用软件方法模拟。由于i2c串行总线数据交换速度较慢,因而当从e2prom中读出数据再往cpld中移入时,形成了配置过程的速度瓶颈。在解决这个问题时,我们充分利用了msp430149单片机内部2kb ram,采用e2prom最快的读取方式——顺序读,将配置数据预先读入到ram中,getbyte()函数直接从ram中读取数据。这种方法在一定程度上提高了配置速度。我们改写的getbyte()函数是这样的:
unsigned char getbyte()
{ unsigned char data;
static unsigned short int index=0;
……
if(index==0){ //有新的数据来自e2prom
fp=wmearray;//放在unsigned char vmearray[1024]
}
data=*fp++;
if(index<1024)
index++;
else {
index=0;
if((num+1024)>totalnum是已经读取字节数)
readblock(address,totalnum-num);//totalnum是整个配置文件字节数
}
else{
readblock(address,1024);//从i2prom的
address=adress+1024;//adress地址开始读1024字节
}
}
return(data);
}
pc机上应用程序用delphi7.0开发设计,利用专门的串口控件很容易开发出串口通信程序,从而将vme配置文件发送到msp430。当配置完成以后由msp430返回“配置成功”。
4 结论
我们设计的基于msp430的cpld动态配置方案,充分利用了cpld可重复配置的特性,为嵌入式系统升级重构提供了一种新的思路,将来一定有很好的应用前景。当然在这个方案中,由于采用外加e2prom的原因,在配置速度上较慢。虽然本方案针对的是lattice mach4000系列cpld器件,但是稍加改动也可用于lattice其它ispjtag器件,如ispxpld、
ispgdx2等。另外在实际应用中,如果能加上网络模块,还可以实现远程的动态配置。