基于DSP和FPGA的ARINC429机载总线接口板的硬件设计_DSP论文
关键词:arinc429总线 dsp fpga
机载数据总线arinc429在当代的运输机和相当数量的民航客机(如a310、a300、a600、b757、b767)中有着广泛的应用。目前国内对arinc429总线接口板的设计一般都是基于harris公司的hs3282芯片完成的,它的缺点是路数有限、非常不灵活。因此对arinc429总线接口板的研制,实现多通道arinc429总线数据的接收和发送,成为目前对飞机载总线接口研究的重点,具有非常重要的现实意义和应用前景。
1 arinc429总线简介
在现代民用飞机上,系统与系统之间、系统与部件之间需要传输大量信息。arinc规范就是为了在航空电子设备之间传输数字数据而制定的一个航空运输的工业标准。
arinc429(以下简称429)总线采用双绞屏蔽线传输信息,通过一对双绞线反相传输,具有很强的抗干扰能力。而调制方式则采用双极归零制的三态码方式,即由“高”、“零”和“低”状态组成的三电平状态调制。429电缆上的信号及经电平转换后的信号如图1所示。429总线每一个字为32位,它的字同步是以传输周期至少4位的时间间隔也就是4位码字为基准的。
2 系统总体方案
429总线接口板的主要功能是在429信号及相关外设之间起到桥梁作用,它既能接收双极归零制的429信号并将其转换为数字信号送入计算机或其它设备,又可将计算机或其它设备发出的数字信号转换为429信号输出。本文介绍的总线接口板采用fpga和dsp实现四路429信号接收通道和四路429信号发送通道,且每路通道之间相互独立。在这个接口板中,每两个数据字之间的时间间隔可调,每一个收发通道能单独定义字间隔长度,每个通道校验方式可单独定义为奇校验或偶校验,数据发送可以选择单帧发送或自动自复发送(重复发送某一帧)。
整个接口板由调制电路、解调电路、fpga、dsp和双口ram组成,如图2所示。
3 硬件电路设计
3.1 调制解调电路设计
429信号进入接口板后,首先要把429信号转换为数字电路可以识别的ttl电平。这里采用holt公司的hi-8482实现信号的解调,将标准的429总线信号转换成5v ttl数字信号。为了降低干扰,在429总线信号的四个输入管脚分别接入39pf高精度军品电容;采用holt公司的hi-8585芯片实现信号的调制,将ttl数字电平转换为标准的429信号。
3.2 fpga内部逻辑设计
按照429信号的编码格式、特点、传输规则以及协议要求,选用一片altera公司的acex1k型的fpga发送和接收四路数据。每一路分为接收部分和发送部分。
图3
接收部分的主要作用是通过串/并转换将串行数据转换为32位并行数据,并对收到的数据自动实时差错控制。对于字间隔、位间隔出错等错误能进行自动检测,若无错误,则将数据分两次送至dsp的16位数据总线上,以供读取。接收模块结构框图如图3所示。
发送送的主要功能是将dsp送入的数据暂存在fpga内部的fifo中,等待发送命令。一旦接收发送控制指令,fifo输出数据并通过并/串转换将并行数据转换为串行数据,同时加入预先设定的间隔。用户可通过写控制寄存器选择发送模式(即单帧发送或自动重复发送)、发送通道延迟设定、发送通道字间隔设定,还可通过读取状态位检查它的工作状态(发送缓冲器空、发送缓冲器满和是否正在发送)。发送模块结构框图如图4所示。
以上介绍的只是一路发送通道和接收通道,由于本系统共有四种独立的发送通道和四路独立的接收通道,故在fpga中需设置四个接收模块和四个发送模块,通过dsp的地址线来选取其中的一路发送通道或接收通道。
fpga内部结构是基于sram的,因此需要一片配置芯片固化内部逻辑。为了便于调试,采用jtag模式和被动串行模式(ps)两种配置模式,调试时使用jtag模式直接将逻辑写入fpga内部,调试好后再用ps模式将程序写入配置芯片。通过对fpga和配置芯片上的引脚进行跳线,可选择不同的配置方式。跳线电路如图5所示。
fpga作为dsp的一个i/o外设,必须要对它的寄存器地址统一编址。在此将fpga编址在dsp的i/o空间。由于fpga的接收通道和发送通道的数据寄存器可以占用一个地址。
3.3 dsp与fpga及外部设置的通信
在整个系统的设计中,dsp主要用于控制fpga工作、数据中转、与外设主机通信。dsp是整个系统的中枢,控制各个部分协调工作。利用dsp向fpga写控制字,其中包含帧间隔长度大小等,可对fpga进行控制;另外,根据fpga的反馈状态,可倒入出相应的控制调整。考虑到用于控制fpga的i/o口比较多,选用的dsp是ti公司的tmslf2407a。tmslf2407a的复用外围i/o口多达39个,图6是dsp与fpga之间的具体连接。
dsp提供i/o操作信号/is、读写选定信号r/w、读使能信号/rd、写使能信号/we以及地址线低四位a0、a1、a2、a3。通过这些控制逻辑信号可区分四路通道及每路通道的高低字。
dsp与fpga提供的其它辅助的控制和状态信号还包括:四路发送使能信号/entx[0..3],低电平有效;四路发送停止信号/txt[0..3],低电平有效;四路接收通道清零信号/chaclrn[0..3],低电平有效;接收数据到达信号/rer[0..3],用于告知dsp准备接收某一路通道已经到达的数据;发送数据准备好信号/txr[0..3]信号,用于告知各个发送通道中是否还有未发出的数据暂存在fifo里,低电平表示没有数据;发送通道fifo满信号ful[0..3],高电平有效;clobclrn信号,用于fpga初始化时对其内部进行全部清零;testreq信号,用于对整个系统的自检。
整个电路板是通过双口ram与外设主机进行通信的,双口ram负责暂存外设要发送的数据和暂存fpga处理过的数据。可把它大致分为8个区,每一个区负责存放四路接收通道和四路发送通道中的一路数据及控制字。利用双口ram左右两中断的信箱可指挥接口板进行相应的操作。
4 软件设计
软件的设计主要是dsp编程,dsp程序的主要任务就是初始化、管理dsp外围电路、控制fpga的收发数据以及与外设交互。dsp的主程序流程图如图7所示。
图7
整个接口电路板调试通过后,经过测试可以同时接收和发送四路arinc429信号。这就解决了以后接口电路板通道数太少的瓶颈。利用fpga密度高、结构灵活、设计时间短和可编程的优点,实现了对某路arinc429信号的独立处理,再加上ti公司2000系列dsp丰富的i/o接口和较普通单片机更快的速度,实现了对fpga的控制管理及与外设的通信。因此本系统对当今民用飞机机载数据通信总线互联提供了一些新型、先进的方法,具有相当普遍的实用意义。